基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)的制作方法
【專利摘要】本實(shí)用新型公開(kāi)了一種基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),屬于通信【技術(shù)領(lǐng)域】,該系統(tǒng)包括N個(gè)具有發(fā)送端口和接收端口的單板,第N-1單板的發(fā)送端口與第N單板的接收端口電性連接,第N單板的發(fā)送端口與第一單板的接收端口電性連接,且每個(gè)單板中均設(shè)置有用以讀寫單板標(biāo)識(shí)的讀寫器和用以比較單板標(biāo)識(shí)的比較器;其中,N為大于等于2的正整數(shù);從而克服了現(xiàn)有技術(shù)中采用點(diǎn)對(duì)點(diǎn)連接方式導(dǎo)致的背板連接復(fù)雜,造成背板連接整體吞吐量降低的問(wèn)題,進(jìn)而大幅降低硬件互連設(shè)計(jì)的復(fù)雜度,大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,進(jìn)一步的大幅度的提升系統(tǒng)的整體吞吐量。
【專利說(shuō)明】基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)
【技術(shù)領(lǐng)域】
[0001 ] 本實(shí)用新型涉及通信【技術(shù)領(lǐng)域】,尤其涉及一種基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)。
【背景技術(shù)】
[0002]背板是具有連接器的高性能印刷電路板,單板通常包括兩類:線卡和網(wǎng)板,其中,線卡是用于提供業(yè)務(wù)功能的印刷電路單板,網(wǎng)板是用于各個(gè)線卡之間用于數(shù)據(jù)交換的印刷電路單板,背板的作用是通過(guò)連接器將各個(gè)單板的接口用背板的走線連接起來(lái)。在多個(gè)單板協(xié)同工作的系統(tǒng)中,背板是各個(gè)單板之間實(shí)現(xiàn)信號(hào)互通的核心所在。
[0003]傳統(tǒng)的背板連接方式通常采用點(diǎn)對(duì)點(diǎn)連接,在單板不多的情況下,這種方式能夠適應(yīng)并提供最大的吞吐量。但是,隨著系統(tǒng)復(fù)雜度的提高,單板數(shù)量越來(lái)越多,這種情況下,單個(gè)背板上就連接有十塊甚至更多的單板,而這些單板之間也需要通過(guò)高速串行鏈路來(lái)進(jìn)行互連。如果還是通過(guò)點(diǎn)對(duì)點(diǎn)的連接方式進(jìn)行連接的話,那么背板連接將會(huì)變得非常復(fù)雜。同時(shí),由于需要兼顧所有的點(diǎn)對(duì)點(diǎn)連接,導(dǎo)致每一對(duì)高速串行鏈路可以分到的帶寬就變得非常少,由此導(dǎo)致了數(shù)據(jù)的“擁堵”,造成背板連接整體吞吐量的降低。
實(shí)用新型內(nèi)容
[0004]針對(duì)上述存在的問(wèn)題,本實(shí)用新型提供一種基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),以克服現(xiàn)有技術(shù)中采用點(diǎn)對(duì)點(diǎn)連接方式導(dǎo)致的背板連接復(fù)雜,造成背板連接整體吞吐量降低的問(wèn)題,從而大幅降低硬件互連設(shè)計(jì)的復(fù)雜度,大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,進(jìn)而大幅度的提升系統(tǒng)的整體吞吐量。
[0005]為了實(shí)現(xiàn)上述目的,本實(shí)用新型采取的技術(shù)方案為:
[0006]一種基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,包括N個(gè)具有發(fā)送端口和接收端口的單板,所述第N-1單板的發(fā)送端口與所述第N單板的接收端口電性連接,所述第N單板的發(fā)送端口與所述第一單板的接收端口電性連接,且每個(gè)所述單板中均設(shè)置有用以讀寫單板標(biāo)識(shí)的讀寫器和用以比較單板標(biāo)識(shí)的比較器;
[0007]其中,N為大于等于2的正整數(shù)。
[0008]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述第N單板的發(fā)送端口與所述第N-1單板的接收端口電性連接,所述第一單板的發(fā)送端口與所述第N單板的接收端口。
[0009]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述單板包括主單板和次單板,所述主單板的發(fā)送端口與所述次單板的接收端口電性連接,所述次單板的發(fā)送端口與所述主單板的接收端口電線連接。
[0010]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述單板為線卡。
[0011]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述單板為網(wǎng)板。
[0012]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述系統(tǒng)還包括具有連接器的背板,所述單板通過(guò)所述連接器與所述背板電性連接。
[0013]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述單板標(biāo)識(shí)為所述單板的固有的順序編號(hào)。
[0014]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述單板為現(xiàn)場(chǎng)可編程控制器件。
[0015]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述高速串接系統(tǒng)是基于高速串行總線的電路連接規(guī)范,所述基于高速串行總線的電路連接規(guī)范的連接數(shù)據(jù)帶寬大于 IGbts0
[0016]上述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其中,所述基于高速串行總線的電路連接規(guī)范是xilinx公司的GTP/GTX高速串行總線的電路連接規(guī)范。
[0017]上述技術(shù)方案具有如下優(yōu)點(diǎn)或者有益效果:
[0018]本實(shí)用新型提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),包括N個(gè)具有發(fā)送端口和接收端口的單板,第N-1單板的發(fā)送端口與第N單板的接收端口電性連接,第N單板的發(fā)送端口與第一單板的接收端口電性連接,且每個(gè)單板中均設(shè)置有用以讀寫單板標(biāo)識(shí)的讀寫器和用以比較單板標(biāo)識(shí)的比較器;其中,N為大于等于2的正整數(shù);從而克服了現(xiàn)有技術(shù)中采用點(diǎn)對(duì)點(diǎn)連接方式導(dǎo)致的背板連接復(fù)雜,造成背板連接整體吞吐量降低的問(wèn)題,進(jìn)而大幅降低硬件互連設(shè)計(jì)的復(fù)雜度,大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,進(jìn)一步的大幅度的提升系統(tǒng)的整體吞吐量。
【專利附圖】
【附圖說(shuō)明】
[0019]通過(guò)閱讀參照以下附圖對(duì)非限制性實(shí)施例所作的詳細(xì)描述,本實(shí)用新型及其特征、外形和優(yōu)點(diǎn)將會(huì)變得更加明顯。在全部附圖中相同的標(biāo)記指示相同的部分。并未刻意按照比例繪制附圖,重點(diǎn)在于示出本實(shí)用新型的主旨。
[0020]圖1是本實(shí)用新型實(shí)施例1提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)的結(jié)構(gòu)示意圖;
[0021]圖2是本實(shí)用新型實(shí)施例2提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)的結(jié)構(gòu)示意圖。
【具體實(shí)施方式】
[0022]下面結(jié)合附圖和具體的實(shí)施例對(duì)本實(shí)用新型作進(jìn)一步的說(shuō)明,但是不作為本實(shí)用新型的限定。
[0023]實(shí)施例1:
[0024]圖1是本實(shí)用新型實(shí)施例1提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)的結(jié)構(gòu)示意圖;如圖所示,本實(shí)用新型實(shí)施例1提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),該高速串接系統(tǒng)是基于高速串行總線的電路連接規(guī)范,其連接數(shù)據(jù)帶寬大于lGbts,并且基于高速串行總線的電路連接規(guī)范是xilinx公司的GTP/GTX高速串行總線的電路連接規(guī)范。同時(shí),該系統(tǒng)包括六個(gè)具有發(fā)送端口 T和接收端口 R的單板,第I單板的發(fā)送端口 T與第2單板的接收端口 R電性連接,第2單板的發(fā)送端口 T與第3單板的接收端口 R電性連接,第3單板的發(fā)送端口 T與第4單板的接收端口 R電性連接,第4單板的發(fā)送端口 T與所述第5單板的接收端口 R電性連接,第5單板的發(fā)送端口 T與第6單板的接收端口 R電性連接,第6單板的發(fā)送端口 T與第I單板的接收端口 R電性連接,且每個(gè)單板中均設(shè)置有用以讀寫單板標(biāo)識(shí)的讀寫器和用以比較單板標(biāo)識(shí)的比較器;該單板標(biāo)識(shí)為各個(gè)單板的固有的順序編號(hào),如第I單板的單板標(biāo)識(shí)即為1,第2單板的單板標(biāo)識(shí)即為2,第3單板的單板標(biāo)識(shí)即為3,第4單板的單板標(biāo)識(shí)即為4,第5單板的單板標(biāo)識(shí)即為5,第6單板的單板標(biāo)識(shí)即為6。
[0025]本實(shí)用新型實(shí)施例1中的單板為現(xiàn)場(chǎng)可編程控制器件,具體為線卡或者網(wǎng)板,線卡是用于提供業(yè)務(wù)功能的PCB單板,網(wǎng)板是用于各線卡之間用于進(jìn)行數(shù)據(jù)交換的PCB單板。
[0026]另外,本實(shí)用新型實(shí)施例1提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)還包括具有連接器的背板,單板能夠通過(guò)連接器與背板進(jìn)行電性連接,從而能夠確定各個(gè)單板上的主要信號(hào)鏈路。
[0027]在利用本實(shí)用新型實(shí)施例1提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)進(jìn)行數(shù)據(jù)傳送工作時(shí),如系統(tǒng)需要第2單板向第4單板發(fā)送數(shù)據(jù)包,則首先通過(guò)第2單板中的讀寫器讀出和鍵入“2”和“4”兩個(gè)單板標(biāo)識(shí),通過(guò)比較器進(jìn)行對(duì)比單板標(biāo)識(shí)是否相同,若不同,則第2單板向第3單板發(fā)送數(shù)據(jù)包,同時(shí)第2單板也將單板標(biāo)識(shí)“4”的數(shù)據(jù)也傳輸給第
3單板,第3單板接收該單板標(biāo)識(shí),并同時(shí)通過(guò)讀寫器讀出自己的單板標(biāo)識(shí)“3”,而后將讀出的自己的單板標(biāo)識(shí)“ 3 ”與接收到的單板標(biāo)識(shí)“4”進(jìn)行對(duì)比,發(fā)現(xiàn)不同后,第3單板將接收到的單板標(biāo)識(shí)“4”的數(shù)據(jù)以及數(shù)據(jù)包傳送給第4單板,第4單板接收該單板標(biāo)識(shí),并同時(shí)通過(guò)讀寫器讀出自己的單板標(biāo)識(shí)“4”,而后通過(guò)比較器將讀出的自己的單板標(biāo)識(shí)“4”與接收到的單板標(biāo)識(shí)“4”進(jìn)行對(duì)比,得出相同后,解析接收到的數(shù)據(jù)包,從而完成了單板之間的數(shù)據(jù)通信。該單板標(biāo)識(shí)在業(yè)界便被稱之為“令牌”,所以,通過(guò)本實(shí)用新型實(shí)施例1提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的聞速串接系統(tǒng)能夠大幅減少每個(gè)單板的聞速串行鏈路通?目對(duì)象,進(jìn)一步的大幅度的提升系統(tǒng)的整體吞吐量。
[0028]本實(shí)用新型實(shí)施例1中所列舉的為六個(gè)單板,但是本實(shí)用新型的保護(hù)并不局限為六個(gè)單板,可以為N個(gè)單板,N為大于等于2的任意正整數(shù)。
[0029]所以,本實(shí)用新型實(shí)施例1提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),克服了現(xiàn)有技術(shù)中采用點(diǎn)對(duì)點(diǎn)連接方式導(dǎo)致的背板連接復(fù)雜,造成背板連接整體吞吐量降低的問(wèn)題,進(jìn)而大幅降低硬件互連設(shè)計(jì)的復(fù)雜度,大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,進(jìn)一步的大幅度的提升系統(tǒng)的整體吞吐量。
[0030]實(shí)施例2:
[0031]圖2是本實(shí)用新型實(shí)施例2提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)的結(jié)構(gòu)示意圖;如圖所示,本實(shí)用新型實(shí)施例2提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),該高速串接系統(tǒng)是基于高速串行總線的電路連接規(guī)范,其連接數(shù)據(jù)帶寬大于lGbts,并且基于高速串行總線的電路連接規(guī)范是xi I inx公司的GTP/GTX高速串行總線的電路連接規(guī)范。該系統(tǒng)包括六個(gè)具有發(fā)送端口 T和接收端口 R的單板,每個(gè)單板中均設(shè)置有用以讀寫單板標(biāo)識(shí)的讀寫器和用以比較單板標(biāo)識(shí)的比較器;該單板標(biāo)識(shí)為各個(gè)單板的固有的順序編號(hào),如第I單板的單板標(biāo)識(shí)即為1,第2單板的單板標(biāo)識(shí)即為2,第3單板的單板標(biāo)識(shí)即為3,第4單板的單板標(biāo)識(shí)即為4,第5單板的單板標(biāo)識(shí)即為5,第6單板的單板標(biāo)識(shí)即為6。
[0032]第I單板的發(fā)送端口 T與第2單板的接收端口 R電性連接,第2單板的發(fā)送端口T與第3單板的接收端口 R電性連接,第3單板的發(fā)送端口 T與第4單板的接收端口 R電性連接,第4單板的發(fā)送端口 T與所述第5單板的接收端口 R電性連接,第5單板的發(fā)送端口 T與第6單板的接收端口 R電性連接,第6單板的發(fā)送端口 T與第I單板的接收端口 R電性連接;同時(shí),第I單板的發(fā)送端口 T與第6單板的接收端口 R電性連接,第6單板的發(fā)送端口 T與第5單板的接收端口 R電性連接,第5單板的發(fā)送端口 T與第4單板的接收端口 R電性連接,第4單板的發(fā)送端口 T與第3單板的接收端口 R電性連接,第3單板的發(fā)送端口 T與第2單板的接收端口 R電性連接,第2單板的發(fā)送端口 T與第I單板的接收端口R電性連接。
[0033]本實(shí)用新型實(shí)施例2中的單板為現(xiàn)場(chǎng)可編程控制器件,具體為線卡或者網(wǎng)板,線卡是用于提供業(yè)務(wù)功能的PCB單板,網(wǎng)板是用于各線卡之間用于進(jìn)行數(shù)據(jù)交換的PCB單板。
[0034]另外,本實(shí)用新型實(shí)施例2提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)還包括具有連接器的背板,單板能夠通過(guò)連接器與背板進(jìn)行電性連接,從而能夠確定各個(gè)單板上的主要信號(hào)鏈路。
[0035]在利用本實(shí)用新型實(shí)施例2提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng)進(jìn)行數(shù)據(jù)傳送工作時(shí),如系統(tǒng)需要第5單板向第4單板發(fā)送數(shù)據(jù)包,按照本實(shí)用新型實(shí)施例1中的方式,需要通過(guò)第5單板向第6單板傳輸并比較,然后再第6單板向第I單板傳輸并比較,直到第3單板向第4單板傳輸并比較后,才能使得第4單板接收到該數(shù)據(jù)包,如此,浪費(fèi)了較大的傳輸時(shí)間,而在本實(shí)用新型實(shí)施例2中,將本實(shí)用新型進(jìn)一步的演變?yōu)殡p向的環(huán)形令牌拓?fù)浣Y(jié)構(gòu),便能使得單板間的傳輸選擇最為便捷的鏈路進(jìn)行傳輸,從而大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,進(jìn)一步的大幅度的提升系統(tǒng)的整體吞吐量。
[0036]本實(shí)用新型實(shí)施例2中所列舉的為六個(gè)單板,但是本實(shí)用新型的保護(hù)并不局限為六個(gè)單板,可以為N個(gè)單板,N為大于等于2的任意正整數(shù)。
[0037]所以,本實(shí)用新型實(shí)施例2提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),克服了現(xiàn)有技術(shù)中采用點(diǎn)對(duì)點(diǎn)連接方式導(dǎo)致的背板連接復(fù)雜,造成背板連接整體吞吐量降低的問(wèn)題,進(jìn)而大幅降低硬件互連設(shè)計(jì)的復(fù)雜度,大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,進(jìn)一步的大幅度的提升系統(tǒng)的整體吞吐量。
[0038]另外,本實(shí)用新型中的單板還包括主單板和次單板,主單板的發(fā)送端口與次單板的接收端口電性連接,次單板的發(fā)送端口與主單板的接收端口電線連接;通過(guò)該連接方式,使得主單板與次單板之間采用點(diǎn)對(duì)點(diǎn)的互連結(jié)構(gòu),主單板和次單板又同時(shí)存在于整個(gè)環(huán)形令牌拓?fù)浣Y(jié)構(gòu)中,當(dāng)主單板或者次單板需要與其他單板進(jìn)行數(shù)據(jù)通信時(shí),則采用環(huán)形令牌拓?fù)?,?dāng)主單板和次單板之間需要進(jìn)行數(shù)據(jù)通信時(shí),則采用點(diǎn)與點(diǎn)的拓?fù)浣Y(jié)構(gòu),從而完善了單板之間的設(shè)計(jì)結(jié)構(gòu),大幅降低硬件互連設(shè)計(jì)的復(fù)雜度,同時(shí),大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,大幅度的提升系統(tǒng)的整體吞吐量。
[0039]綜上所述,本實(shí)用新型提供的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),克服了現(xiàn)有技術(shù)中采用點(diǎn)對(duì)點(diǎn)連接方式導(dǎo)致的背板連接復(fù)雜,造成背板連接整體吞吐量降低的問(wèn)題,進(jìn)而大幅降低硬件互連設(shè)計(jì)的復(fù)雜度,大幅減少每個(gè)單板的高速串行鏈路通信對(duì)象,進(jìn)一步的大幅度的提升系統(tǒng)的整體吞吐量。
[0040]本領(lǐng)域技術(shù)人員應(yīng)該理解,本領(lǐng)域技術(shù)人員結(jié)合現(xiàn)有技術(shù)以及上述實(shí)施例可以實(shí)現(xiàn)所述變化例,在此不予贅述。這樣的變化例并不影響本實(shí)用新型的實(shí)質(zhì)內(nèi)容,在此不予贅述。[0041]以上對(duì)本實(shí)用新型的較佳實(shí)施例進(jìn)行了描述。需要理解的是,本實(shí)用新型并不局限于上述特定實(shí)施方式,其中未盡詳細(xì)描述的設(shè)備和結(jié)構(gòu)應(yīng)該理解為用本領(lǐng)域中的普通方式予以實(shí)施;任何熟悉本領(lǐng)域的技術(shù)人員,在不脫離本實(shí)用新型技術(shù)方案作出許多可能的變動(dòng)和修飾,或修改為等同變化的等效實(shí)施例,這并不影響本實(shí)用新型的實(shí)質(zhì)內(nèi)容。因此,凡是未脫離本實(shí)用新型技術(shù)方案的內(nèi)容,依據(jù)本實(shí)用新型的技術(shù)實(shí)質(zhì)對(duì)以上實(shí)施例所做的任何簡(jiǎn)單修改、等同變化及修飾,均仍屬于本實(shí)用新型技術(shù)方案保護(hù)的范圍內(nèi)。
【權(quán)利要求】
1.一種基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,包括N個(gè)具有發(fā)送端口和接收端口的單板,所述第N-1單板的發(fā)送端口與所述第N單板的接收端口電性連接,所述第N單板的發(fā)送端口與所述第一單板的接收端口電性連接,且每個(gè)所述單板中均設(shè)置有用以讀寫單板標(biāo)識(shí)的讀寫器和用以比較單板標(biāo)識(shí)的比較器; 其中,N為大于等于2的正整數(shù)。
2.如權(quán)利要求1所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述第N單板的發(fā)送端口與所述第N-1單板的接收端口電性連接,所述第一單板的發(fā)送端口與所述第N單板的接收端口。
3.如權(quán)利要求1所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述單板包括主單板和次單板,所述主單板的發(fā)送端口與所述次單板的接收端口電性連接,所述次單板的發(fā)送端口與所述主單板的接收端口電線連接。
4.如權(quán)利要求1?3中任意一項(xiàng)所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述單板為PCB單板。
5.如權(quán)利要求1?3中任意一項(xiàng)所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述系統(tǒng)還包括具有連接器的背板,所述單板通過(guò)所述連接器與所述背板電性連接。
6.如權(quán)利要求1所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述單板標(biāo)識(shí)為所述單板的固有的順序編號(hào)。
7.如權(quán)利要求1所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述單板為現(xiàn)場(chǎng)可編程控制器件。
8.如權(quán)利要求1所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述高速串接系統(tǒng)是基于高速串行總線的電路連接規(guī)范,所述基于高速串行總線的電路連接規(guī)范的連接數(shù)據(jù)帶寬大于lGbts。
9.如權(quán)利要求1所述的基于環(huán)形令牌拓?fù)浣Y(jié)構(gòu)的高速串接系統(tǒng),其特征在于,所述基于高速串行總線的電路連接規(guī)范是xilinx公司的GTP/GTX高速串行總線的電路連接規(guī)范。
【文檔編號(hào)】G06F13/40GK203630780SQ201320831493
【公開(kāi)日】2014年6月4日 申請(qǐng)日期:2013年12月16日 優(yōu)先權(quán)日:2013年12月16日
【發(fā)明者】丁晟, 朱習(xí)松, 左金晶 申請(qǐng)人:無(wú)錫市雷華科技有限公司