專利名稱:用于驅(qū)動(dòng)顯示設(shè)備的方法和裝置的制作方法
技術(shù)領(lǐng)域:
本申請(qǐng)涉及用于驅(qū)動(dòng)顯示器的方法和裝置,特別涉及用于經(jīng)由AC耦合 接口向顯示器發(fā)送控制字符的方法和裝置。
背景技術(shù):
在具有位于橋接設(shè)備(比如北橋(Northbridge))內(nèi)的集成圖形處理電 路的計(jì)算機(jī)系統(tǒng)中,顯示媒介諸如監(jiān)視器或者顯示器,有時(shí)是由該橋接設(shè) 備直接驅(qū)動(dòng)的。對(duì)于根據(jù)數(shù)字視頻接口 (DVI)標(biāo)準(zhǔn)或者高清晰度多媒體接 口 (HDMI)設(shè)備這樣的數(shù)字標(biāo)準(zhǔn)工作的特定顯示設(shè)備而言,存在這樣的情 況可能期望使用在北橋上的PCI express槽口或任何其它適當(dāng)?shù)目偩€和存 儲(chǔ)器橋接電路來驅(qū)動(dòng)這樣的顯示設(shè)備。特別是,可能期望使用PCI express 接口的物理層(PHY)來直接地驅(qū)動(dòng)HDMI和DVI顯示設(shè)備,以免于需要 專用于DVI或者HDMI顯示器的物理層(PHY),這種專用物理層會(huì)增加 北橋芯片的面積和最終成本。使用PCI express物理層直接地驅(qū)動(dòng)HDMI和 DVI顯示設(shè)備還可以免于需要編碼器芯片中的外部DVI或者HDMI。而且, 如果HDMI或者DVI顯示設(shè)備是使用PCI express物理層驅(qū)動(dòng)的,則存在若 干設(shè)計(jì)考慮,以保證接口是AC耦合的。然而,目前定義的DVI和HDMI 規(guī)范不建議經(jīng)由AC耦合接口驅(qū)動(dòng)顯示設(shè)備,因?yàn)閷a(chǎn)生抑制性的大DC漂 移。這種漂移起因于兩個(gè)使用傳輸最小化差分信令(TMDS)的控制字符, 所述控制字符是依據(jù)DVI和HDMI規(guī)范,在水平和垂直消隱區(qū)期間發(fā)出的, 這些控制字符并沒有被DC平衡。應(yīng)注意的是,DC平衡是由控制字符中的 比特具有的1比0更多或更少而引起的。不相等數(shù)目的1比特和0比特的 結(jié)果是在不同接口上存在DC不平衡,這可能導(dǎo)致DVI或者HDMI接收器 處的誤差,而所述接收器通常位于顯示設(shè)備內(nèi)。
發(fā)明內(nèi)容
根據(jù)本發(fā)明的一個(gè)方面,用于經(jīng)由接口向顯示設(shè)備發(fā)送控制字符的發(fā)
送器包括
發(fā)送器部分,被配置為向顯示設(shè)備發(fā)送至少一個(gè)具有多個(gè)比特值的控 制字符和至少一個(gè)再平衡控制字符;以及
被配置為確定所述控制字符中的比特的值,并基于所述控制字符中的 比特的值的確定結(jié)果,構(gòu)造至少一個(gè)再平衡控制字符的邏輯,該至少一個(gè) 再平衡控制字符被構(gòu)造為具有選擇的比特值,以使得控制字符和再平衡控 制字符的組合是DC平衡的。
根據(jù)本發(fā)明的另一方面,橋接電路包括
集成圖形電路;以及
接口 ,被配置為接收具有用于經(jīng)由所述接口向顯示設(shè)備發(fā)送控制字符
的發(fā)送器部分的耦合設(shè)備,其中,所述發(fā)送器部分被配置為向顯示設(shè)備發(fā) 送至少一個(gè)具有多個(gè)比特值的控制字符和至少一個(gè)再平衡控制字符;以及
被配置為確定控制字符中的比特的值,并基于控制字符中的比特的值 的確定結(jié)果,構(gòu)造至少一個(gè)再平衡控制字符的邏輯,該至少一個(gè)再平衡控 制字符被構(gòu)造為具有選擇的比特值,以使得控制字符和再平衡控制字符的 組合是DC平衡的。根據(jù)本發(fā)明的另一方面,用于經(jīng)由接口發(fā)送用于驅(qū)動(dòng)顯示設(shè)備的控制 字符的方法包括
向顯示設(shè)備發(fā)送至少一個(gè)控制字符;
確定所述至少一個(gè)控制字符中的比特的值;以及
與所述至少一個(gè)控制字符一起發(fā)送至少一個(gè)再平衡控制字符,再平衡 控制字符是基于至少一個(gè)控制字符中的比特的值的確定結(jié)果構(gòu)造的,以使 得至少一個(gè)控制字符和至少一個(gè)再平衡控制字符的組合具有DC平衡。
將參考以下附圖,以舉例的方式說明本發(fā)明
圖1示出計(jì)算機(jī)系統(tǒng)的示例,該計(jì)算機(jī)系統(tǒng)包括從橋接設(shè)備上的槽口 驅(qū)動(dòng)顯示設(shè)備的發(fā)送器;
圖2示出由驅(qū)動(dòng)顯示設(shè)備的發(fā)送器發(fā)出的數(shù)據(jù)使能信號(hào);
圖3示出根據(jù)現(xiàn)有技術(shù)的DC不平衡控制字符的示例,該控制字符用于 由DVI或者HDMI發(fā)送器在如圖2所示的數(shù)據(jù)使能信號(hào)的無效時(shí)期期間發(fā) 出的TMDS信號(hào)的"O"信道傳輸;
圖4示出根據(jù)本公開的DC平衡控制字符的示例,該控制字符包括在圖 2的數(shù)據(jù)使能信號(hào)的無效時(shí)期期間發(fā)送的再平衡控制字符;以及
圖5示出根據(jù)本公開的用于驅(qū)動(dòng)顯示設(shè)備的方法的示例。
具體實(shí)施例方式
根據(jù)本公開,公開了一種用于經(jīng)由接口向顯示設(shè)備發(fā)送控制字符的發(fā) 送器,包括被配置為向顯示設(shè)備發(fā)送具有多個(gè)比特值的控制字符的發(fā)送器 部分。該發(fā)送器還包括被配置為確定控制字符中的比特的值,并基于控制 字符中的多個(gè)比特的值的確定結(jié)果,構(gòu)造相應(yīng)的多個(gè)再平衡控制字符,以 選擇多個(gè)比特值使得控制字符和再平衡控制字符的組合是DC平衡的邏輯。
選擇再平衡控制字符的比特序列,以使得該字符被接收器識(shí)別為控制 字符,而不被映射到接收器控制邏輯中的任一功能,從而有效地使該邏輯 忽略該字符。而且,為了恢復(fù)串行比特流的DC平衡,對(duì)再平衡控制字符進(jìn) 行構(gòu)造,以使得對(duì)于控制字符和再平衡控制字符的集合,'T'比特的總數(shù)等 于"0"比特的總數(shù)??梢詫l(fā)送器包含到任何適當(dāng)?shù)脑O(shè)備或者系統(tǒng)中,例如 包括膝上型計(jì)算機(jī)、無線手持設(shè)備、服務(wù)器或者任何適當(dāng)?shù)脑O(shè)備中。類似 地,有效地忽略再平衡控制字符的相應(yīng)接收器可以被包括到相同的設(shè)備中, 或者可以包含于另一外部設(shè)備中。
而且,當(dāng)前公開了一種用于發(fā)送用于經(jīng)由諸如PCI Express接口的接口 來驅(qū)動(dòng)顯示設(shè)備的控制字符的方法。該方法包括向顯示設(shè)備發(fā)送至少一個(gè) 控制字符。此外,該方法包括確定該至少一個(gè)控制字符中的比特的值,然 后隨同該至少一個(gè)控制字符一起發(fā)送至少一個(gè)再平衡控制字符,該再平衡 控制字符是基于該至少一個(gè)控制字符中的比特的值的確定結(jié)果而構(gòu)造的, 以使得該至少一個(gè)控制字符與該至少一個(gè)再平衡控制字符的組合具有DC 平衡。
所公開的方法和裝置可有效地使用PCI Express接口的物理層(PHY)
(即,PCI Express PHY),從存儲(chǔ)器橋接電路直接地驅(qū)動(dòng)HDMI或者DVI 顯示設(shè)備,該橋接電路比如是北橋等橋接設(shè)備。正如先前所述,使用PCI Express PHY直接地驅(qū)動(dòng)這些類型的顯示設(shè)備是合乎需要的,因?yàn)榭梢悦獬?在橋接設(shè)備中的用于驅(qū)動(dòng)HDMI或者DVI顯示設(shè)備的專用PHY、或者另外 的外部DVI/HDMI編碼器芯片,由此避免了系統(tǒng)的附加空間和成本。而且, 在典型的橋接設(shè)備比如在北橋中,已經(jīng)存在PCI Express PHY,通常用于支 持外部圖形處理單元。
此外,當(dāng)驅(qū)動(dòng)HDMI或者DVI顯示設(shè)備的時(shí)候,由于多種原因,AC 耦合(即模擬)的PCI Express PHY是有益的。首先,使用AC耦合接口簡(jiǎn) 化了 PCI Express PHY的模擬設(shè)計(jì),其可能需要能耐受一些DVI和HDMI 接口的33伏特,以便驅(qū)動(dòng)DC耦合的DVI或者HDMI設(shè)備。例如,根據(jù) 規(guī)范,HDMI和DVI都具有被拉高到3.3V的接收器端上拉。如果發(fā)送器是 DC耦合的而不是3.3V耐受的,輸出緩沖器的晶體管可能會(huì)隨時(shí)間遭到毀 壞。通過使接口是AC耦合的,發(fā)送器不會(huì)在輸出緩沖器處出現(xiàn)DC電平。 此外,期望主板可交換地支持圖形擴(kuò)展板(即,外部圖形處理單元)和 HDMI/DVI連接器附加板,該HDMI/DVI連接器附加板是從PCI Express連 接器槽口到HDMI/DVI連接器的直接連接。
現(xiàn)在參看附圖,圖1示出了計(jì)算機(jī)系統(tǒng)的示例,該計(jì)算機(jī)系統(tǒng)包括從 橋接設(shè)備上的槽口驅(qū)動(dòng)顯示設(shè)備的發(fā)送器。具體來講,計(jì)算機(jī)系統(tǒng)100包 括經(jīng)由接口 106與橋接設(shè)備104耦合的CPU 102,該橋接設(shè)備104比如是 北橋。CPU 102向橋接設(shè)備104內(nèi)集成的集成圖形處理電路108提供圖形 數(shù)據(jù)。在橋接電路104內(nèi)的發(fā)送器110用于向顯示器112發(fā)送數(shù)據(jù)。發(fā)送 器110包括發(fā)送器部分,該發(fā)送器部分包括圖形槽口 114和與圖形槽口 114 耦合的插入式DVI或者HDMI插頭116。然后,顯示設(shè)備112通過AC耦 合的接收器或接口 118與插入式DVI插頭116耦合,接口 118比如是根據(jù) PCI Express接口標(biāo)準(zhǔn)工作的接口,或者是用于接收所發(fā)送數(shù)據(jù)的任何其它 適合的AC耦合接口。
發(fā)送器IIO還包括邏輯120,比如用于經(jīng)由包括圖形槽口 114和插入式 DVI插頭116的發(fā)送器部分來傳輸控制字符的PCI Express邏輯。邏輯120 被具體配置為確定控制字符中的比特的值,該控制字符是根據(jù)HDMI或DVI
標(biāo)準(zhǔn),從集成圖形處理電路108,通過所述發(fā)送器部分經(jīng)由接口 122和插頭 116,以及經(jīng)由接口 118傳輸?shù)斤@示器112的。然后,邏輯120進(jìn)一步被配 置為基于控制字符中的比特的值的確定結(jié)果,構(gòu)造至少一個(gè)偽控制字符或 者再平衡控制字符。該再平衡控制字符被構(gòu)造為包含根據(jù)HDMI或者DVI 標(biāo)準(zhǔn)工作的顯示器112不能識(shí)別出的信息,并且被構(gòu)造為包括選擇的比特 值以保證控制字符和再平衡控制字符的組合是DC平衡的。例如,選擇再平 衡控制字符,以使得兩種字符的1的總數(shù)與兩種字符的0的總數(shù)是相同的, 從而保證發(fā)送相同數(shù)目的1和0,由此實(shí)現(xiàn)DC平衡。而且,可以在引起不 平衡的字符的適當(dāng)時(shí)間位置附近(該字符之前且相鄰,或該字符之后且相 鄰,或不相鄰),將一個(gè)或多個(gè)再平衡控制字符插入到流中。
作為經(jīng)由AC耦合接口 118的信號(hào)傳輸?shù)囊粋€(gè)例子,圖2-4示出了在接 口 118上傳輸?shù)母鞣N數(shù)據(jù)信號(hào),以具體的時(shí)間t, (202)和12 (204)作為參 考。如圖2中所示出的,發(fā)送器110發(fā)送數(shù)據(jù)使能信號(hào)200。當(dāng)該數(shù)據(jù)使能 200在有效視頻區(qū)206或者208期間為高的時(shí)候,發(fā)送視頻數(shù)據(jù),比如在圖 3和4中示為302和402的"0"信道信息(BLU)。在無效/消隱區(qū)期間, 數(shù)據(jù)使能200為低,允許發(fā)送諸如垂直與水平同步信息的控制字符。
圖3示出現(xiàn)有技術(shù),其中"0"信道的TMDS鏈路在時(shí)間t,和12之間的 無效/消隱時(shí)期期間發(fā)送控制字符304。然而,如之前所解釋的,這個(gè)控制 字符304并不是DC平衡的,導(dǎo)致顯示設(shè)備112處的接收器誤差。
圖4示出了根據(jù)本公開的信號(hào)傳輸?shù)氖纠?,其中,邏?20將至少一 個(gè)再平衡控制字符406與用于將相關(guān)的控制數(shù)據(jù)發(fā)送到接收器顯示設(shè)備112 的至少一個(gè)控制字符404插入在一起。圖4的示例示出多個(gè)控制字符,每
一個(gè)控制字符后面有相應(yīng)的再平衡控制字符406。對(duì)每一個(gè)再平衡控制字符 進(jìn)行構(gòu)造,以使得兩個(gè)關(guān)聯(lián)的字符(控制字符404和再平衡控制字符406) 的1的總數(shù)和兩個(gè)關(guān)聯(lián)的字符的0的總數(shù)相同,以達(dá)到DC平衡。如上所述, 再平衡控制字符是未定義的,其中,再平衡控制字符中的1和0的序列并 不是具有意義的序列,并且顯示設(shè)備112中的接收器忽視該序列。還應(yīng)注 意的是,如果前面的關(guān)聯(lián)控制字符404碰巧是DC平衡的,則再平衡控制字 符406可以不包括任何數(shù)據(jù)(即,沒有0和1)。在這種情形下,控制字符 404的后面可能立即跟隨下一控制字符404。如將進(jìn)一步說明的,替代的
實(shí)施例可以以不同的方式組織控制字符和再平衡控制字符,只要在時(shí)間
t,(202)和t2(204)之間傳輸?shù)男盘?hào)是DC平衡的。例如,再平衡控制字符406 可以在它的關(guān)聯(lián)的控制字符404之前。此外,還可以在多個(gè)控制字符404 之后或之前設(shè)置單個(gè)再平衡控制字符406,使得關(guān)聯(lián)的多個(gè)控制字符404的 組合實(shí)現(xiàn)DC平衡。作為進(jìn)一步的示例,可以在每一個(gè)關(guān)聯(lián)的再平衡控制字 符406之前或之后發(fā)送所有的控制字符404。其它實(shí)施方式和順序也是可 行的。
圖5示出根據(jù)本公開的示例性的方法。如圖所示,流程圖500起始于 方框502,并繼續(xù)到方框504,在該處,由發(fā)送器110經(jīng)由AC耦合接口 118 將至少一個(gè)控制字符比如控制字符404發(fā)送到顯示設(shè)備112。然后,該流程 繼續(xù)到方框506,在該處,由PCI Express邏輯120確定控制字符中的比特 的值。然后,該流程繼續(xù)到方框508,在該處,PCI express邏輯120傳輸至 少一個(gè)再平衡控制字符,比如再平衡控制字符406,已經(jīng)基于至少一個(gè)控制 字符中的比特的值的確定結(jié)果對(duì)再平衡控制字符進(jìn)行了構(gòu)造,以使得控制 字符和再平衡控制字符的組合具有DC平衡。然后,由顯示器112通過接口 118接收該傳輸。然后,該流程繼續(xù)到方框510,在該處,在數(shù)據(jù)使能信號(hào) 變?yōu)楦咭缘竭_(dá)有效視頻區(qū)之前,該過程結(jié)束。應(yīng)注意的是,圖5中的過程 500可在無效/消隱區(qū)期間重復(fù)多次,取決于在無效/消隱區(qū)期間傳輸多少控 制字符和再平衡控制字符;或者是,在每一個(gè)無效/消隱區(qū)時(shí)期內(nèi)僅僅傳輸
一個(gè)控制字符和一個(gè)再平衡控制字符的情況中,圖5中的過程500可在每 一個(gè)無效/消隱區(qū)時(shí)期內(nèi)進(jìn)行一次。
然而,應(yīng)注意的是,當(dāng)前公開的裝置和方法可以在分立的圖形處理電 路中使用,或者在任何其它電路、芯片或設(shè)備、或具有用于將監(jiān)視器耦合 到圖形處理器或者其它適當(dāng)?shù)碾娐坊蛘咝酒脑O(shè)備中使用。除了之前的優(yōu) 點(diǎn),發(fā)送器以允許DVI和HDMI在AC耦合連接上正常工作的方式,對(duì)非 DC平衡控制字符進(jìn)行DC平衡校正。
已經(jīng)在上文對(duì)示例進(jìn)行了詳細(xì)說明,其目的是僅僅為了舉例說明和描 述而不是作為限制。因此設(shè)想的是,本申請(qǐng)涵蓋屬于上文和所附權(quán)利要求 中公開的基本原理的精神和范圍的任何額外的修改方案、變型、或等效物。
權(quán)利要求
1.一種用于經(jīng)由接口向顯示設(shè)備發(fā)送控制字符的發(fā)送器,包括被配置為向所述顯示設(shè)備發(fā)送至少一個(gè)具有多個(gè)比特值的控制字符和至少一個(gè)再平衡控制字符的發(fā)送器部分;以及被配置為確定所述控制字符中的比特的值,并基于對(duì)所述控制字符中的比特的值的確定結(jié)果,構(gòu)造所述至少一個(gè)再平衡控制字符的邏輯,所述至少一個(gè)再平衡控制字符被構(gòu)造為具有選擇的比特值,以使得所述控制字符和所述再平衡控制字符的組合是DC平衡的。
2. 如權(quán)利要求1所述的發(fā)送器,其中,所述接口是AC耦合接口。
3. 如權(quán)利要求1所述的發(fā)送器,其中,所述接口是根據(jù)PCI Express標(biāo) 準(zhǔn)工作的接口。
4. 如前述權(quán)利要求中的任一權(quán)利要求所述的發(fā)送器,其中,所述邏輯 被進(jìn)一步配置為選擇再平衡控制字符的比特,以使得在所述控制字符和所 述再平衡控制字符的集合中零值比特的總數(shù)和一值比特的總數(shù)是相等的, 以實(shí)現(xiàn)所述接口上的DC平衡。
5. 如前述權(quán)利要求中的任一權(quán)利要求所述的發(fā)送器,其中,所述至少 一個(gè)控制字符是垂直與水平同步信息的至少一部分,并且所述至少一個(gè)再 平衡控制字符是在有效顯示數(shù)據(jù)未被發(fā)送到所述顯示設(shè)備的時(shí)間間隔期間 發(fā)送的。
6. 如前述權(quán)利要求中的任一權(quán)利要求所述的發(fā)送器,其中,所述發(fā)送 器被配置為至少包括被配置用于與PCI Express耦合器進(jìn)行耦合的耦合設(shè)備 中的所述發(fā)送器部分。
7. 如前述權(quán)利要求中的任一權(quán)利要求所述的發(fā)送器,其中,所述發(fā)送器發(fā)送多個(gè)控制字符和與所述多個(gè)控制字符相關(guān)聯(lián)的一個(gè)再平衡控制字 符。
8. 如前述權(quán)利要求中的任一權(quán)利要求所述的發(fā)送器,其中,所述再平 衡控制字符在控制字符之前或之后。
9. 橋接電路,包括 集成圖形電路;以及接口 ,被配置為對(duì)具有經(jīng)由所述接口向顯示設(shè)備發(fā)送控制字符的發(fā)送 器部分的耦合設(shè)備進(jìn)行接收,其中所述發(fā)送器部分被配置為向所述顯示設(shè) 備發(fā)送至少一個(gè)具有多個(gè)比特值的控制字符和至少一個(gè)再平衡控制字符; 以及被配置為確定所述控制字符中的比特的值,并且基于對(duì)所述控制字符 中的比特的值的確定結(jié)果,來構(gòu)造所述至少一個(gè)再平衡控制字符的邏輯, 所述至少一個(gè)再平衡控制字符被構(gòu)造為具有選擇的比特值,以使得所述控 制字符和所述再平衡控制字符的組合是DC平衡的。
10. 如權(quán)利要求9所述的橋接電路,其中,所述接口是AC耦合接口。
11. 如權(quán)利要求9所述的橋接電路,其中,所述接口是根據(jù)PCIExpress 標(biāo)準(zhǔn)工作的接口。
12. 如權(quán)利要求9一11中的任一權(quán)利要求所述的橋接電路,其中,所述 邏輯被配置為選擇再平衡控制字符的比特,以使得在所述控制字符和所述 再平衡控制字符的集合中零值比特的總數(shù)和一值比特的總數(shù)是相等的,從 而實(shí)現(xiàn)所述接口上的DC平衡。
13. 如權(quán)利要求9一12中的任一權(quán)利要求所述的橋接電路,其中,所述 至少一個(gè)控制字符是垂直與水平同步信息的至少一部分,并且所述至少一 個(gè)再平衡控制字符是在有效顯示數(shù)據(jù)未被發(fā)送到所述顯示設(shè)備的時(shí)間間隔 期間發(fā)送的。
14. 如權(quán)利要求9一13中的任一權(quán)利要求所述的橋接電路,其中,所述 橋接電路是北橋,以及其中,所述接口包括PCIExpress耦合器,所述耦合 設(shè)備被配置為至少包括在被配置用于與所述PCI Express耦合器相耦合的耦 合設(shè)備中的發(fā)送器部分。
15. —種用于經(jīng)由接口發(fā)送用于驅(qū)動(dòng)顯示設(shè)備的控制字符的方法,包括向所述顯示設(shè)備發(fā)送至少一個(gè)控制字符;確定所述至少一個(gè)控制字符中的比特的值;以及與所述至少一個(gè)控制字符一起發(fā)送至少一個(gè)再平衡控制字符,所述再 平衡控制字符是基于對(duì)所述至少一個(gè)控制字符中的比特的值的確定結(jié)果構(gòu) 造的,以使得所述至少一個(gè)控制字符和所述至少一個(gè)再平衡控制字符的組 合具有DC平衡。
16. 如權(quán)利要求15所述的方法,其中,所述接口是AC耦合接口。
17. 如權(quán)利要求15所述的方法,其中,所述接口是根據(jù)PCI Express 標(biāo)準(zhǔn)工作的接口。
18. 如權(quán)利要求15—17中的任一權(quán)利要求所述的方法,其中,所述邏 輯被進(jìn)一步配置為選擇再平衡控制字符的比特,以使得在所述控制字符和 所述再平衡控制字符的集合中零值比特的總數(shù)和一值比特的總數(shù)是相等 的,以實(shí)現(xiàn)所述接口上的DC平衡。
19. 如權(quán)利要求15 — 18中的任一權(quán)利要求所述的方法,其中,所述至 少一個(gè)控制字符是垂直與水平同步信息的至少一部分,并且所述至少一個(gè) 再平衡控制字符是在有效顯示數(shù)據(jù)未被發(fā)送到所述顯示設(shè)備的時(shí)間間隔期 間發(fā)送的。
20.如權(quán)利要求15 — 19中的任一權(quán)利要求所述的方法,其中,所述發(fā) 送器被配置為至少包括在被配置用于與PCI Express耦合器進(jìn)行耦合的耦合 設(shè)備中的所述發(fā)送器部分。
全文摘要
根據(jù)本公開,用于經(jīng)由接口(118)向顯示設(shè)備發(fā)送控制字符的發(fā)送器(110)包括發(fā)送器部分,其被配置為將具有多個(gè)比特的控制字符發(fā)送到顯示設(shè)備。該發(fā)送器還包括被配置為分析控制字符中的比特的值和并構(gòu)造對(duì)應(yīng)的再平衡控制字符的邏輯(120)。再平衡控制字符中的多個(gè)比特的值被選擇為使得控制字符和再平衡控制字符的組合是DC平衡的。如此,發(fā)送器以允許DVI和HDMI在AC耦合連接上正常運(yùn)行的方式實(shí)現(xiàn)了對(duì)非DC平衡控制字符的DC平衡校正。
文檔編號(hào)G09G5/00GK101361111SQ200680051316
公開日2009年2月4日 申請(qǐng)日期2006年11月16日 優(yōu)先權(quán)日2005年11月17日
發(fā)明者S·弗里 申請(qǐng)人:先進(jìn)微裝置公司