專利名稱:顯示器的計(jì)數(shù)器計(jì)數(shù)值穩(wěn)定電路的制作方法
技術(shù)領(lǐng)域:
本實(shí)用新型屬于顯示器技術(shù)領(lǐng)域,更具體地說(shuō)涉及顯示器的計(jì)數(shù)器計(jì)數(shù)值穩(wěn)定電路的改進(jìn)。
背景技術(shù):
在電路設(shè)計(jì)中,經(jīng)常涉及跨時(shí)鐘域的問(wèn)題。如果計(jì)數(shù)器的清零信號(hào)與計(jì)數(shù)時(shí)鐘或者計(jì)數(shù)觸發(fā)信號(hào)處在不同的時(shí)鐘域,就有可能導(dǎo)致計(jì)數(shù)值不穩(wěn)定,使整個(gè)電路不能正常工作。這就需要添加一些特別的電路,其作用是使計(jì)數(shù)值保持在一個(gè)穩(wěn)定狀態(tài)。已往常見的處理方法是使用減法器和比較器來(lái)實(shí)現(xiàn)。但是減法器(比較器也相當(dāng)于減法器)占用的硬件資源比較多,電路復(fù)雜,而且系統(tǒng)的工作速度較慢。
本實(shí)用新型的目的,就在于根據(jù)計(jì)數(shù)器的計(jì)數(shù)值具有連續(xù)性的特點(diǎn),設(shè)計(jì)一種可消除計(jì)數(shù)器計(jì)數(shù)值不穩(wěn)定狀態(tài)消除計(jì)數(shù)值的正負(fù)一偏差的,結(jié)構(gòu)簡(jiǎn)單,占用的硬件資源較少,系統(tǒng)的工作速度較快的顯示器的計(jì)數(shù)器計(jì)數(shù)值穩(wěn)定電路。
發(fā)明內(nèi)容
為了達(dá)到上述目的,本實(shí)用新型包括輸入clr信號(hào)并延遲兩個(gè)時(shí)鐘分別得到clr-d1和clr-d2的兩個(gè)D觸發(fā)器,以clr-d2為清零信號(hào)的計(jì)數(shù)器,輸入計(jì)數(shù)器的輸出信號(hào)和clr信號(hào)、輸出cnt f2的依次連接的三個(gè)D觸發(fā)器,輸入計(jì)數(shù)器的輸出信號(hào)和clr-d1信號(hào)、輸出cnt f1的依次連接的兩個(gè)D觸發(fā)器,輸入計(jì)數(shù)器的輸出信號(hào)和clr-d2信號(hào)、輸出cnt的D觸發(fā)器,分別與cnt f2、cnt f1和cnt連接的三個(gè)比較器,將三個(gè)比較器的輸出相與的與門以及與與門的輸出端連接的D觸發(fā)器。
本實(shí)用新型的工作原理如下假定有一串以Clr_d2為清零信號(hào)的計(jì)數(shù)器的值,由于某種原因,每次Data_cur的值都可能發(fā)生正負(fù)一的差異。為了消除這一影響,保證從計(jì)數(shù)器得到一個(gè)穩(wěn)定的結(jié)果值,取出清零前的連續(xù)三個(gè)數(shù)Data_pre、Data_mid和Data_cur。只要結(jié)果值與這三個(gè)數(shù)值中之一相等,則認(rèn)為沒(méi)有變化,保持當(dāng)前結(jié)果;如果與這三個(gè)數(shù)值中任意一個(gè)都不相等,取Data_mid值為新的結(jié)果值。這樣就實(shí)現(xiàn)容許計(jì)數(shù)器的計(jì)數(shù)值可以有正負(fù)一的偏差,結(jié)果值保持不變。
本實(shí)用新型的任務(wù)就是這樣完成的。
本實(shí)用新型根據(jù)計(jì)數(shù)器的計(jì)數(shù)值具有連續(xù)性的特點(diǎn),設(shè)計(jì)了一種可消除計(jì)數(shù)器計(jì)數(shù)值不穩(wěn)定狀態(tài)、消除計(jì)數(shù)值的正負(fù)一偏差的,結(jié)構(gòu)簡(jiǎn)單,占用的硬件資源少,系統(tǒng)的工作速度快的顯示器的計(jì)數(shù)器計(jì)數(shù)值穩(wěn)定電路。它可廣泛應(yīng)用于顯示器等的計(jì)數(shù)器計(jì)數(shù)值消除正負(fù)一偏差的電路中。
圖1為本實(shí)用新型的電路原理圖。
圖2為其原理示意圖。
具體實(shí)施方式
實(shí)施例1.一種顯示器的計(jì)數(shù)器計(jì)數(shù)值穩(wěn)定電路,如圖1~2所示。它包括輸入clr信號(hào)并延遲兩個(gè)時(shí)鐘分別得到clr-d1和clr-d2的兩個(gè)D觸發(fā)器1和2,以clr-d2為清零信號(hào)的計(jì)數(shù)器3,輸入計(jì)數(shù)器3的輸出信號(hào)和clr信號(hào)、輸出cnt f2的依次連接的三個(gè)D觸發(fā)器4、5和6,輸入計(jì)數(shù)器3的輸出信號(hào)和clr-d1信號(hào)、輸出cnt f1的依次連接的兩個(gè)D觸發(fā)器7和8,輸入計(jì)數(shù)器3的輸出信號(hào)和clr-d2信號(hào)、輸出cnt的D觸發(fā)器9,分別與cnt f2、cntf1和cnt連接的三個(gè)比較器10,將三個(gè)比較器10的輸出相與的與門11以及與與門11的輸出端連接的D觸發(fā)器12。
本實(shí)施例首先把clr信號(hào)延遲兩個(gè)時(shí)鐘,得到clr_d1和clr_d2。以clr_d2為計(jì)數(shù)器3(pixelcnt)的清零信號(hào)。用clr、clr_d1和clr_d2取出清零前的連續(xù)三個(gè)計(jì)數(shù)值,并對(duì)其比較。只要三個(gè)計(jì)數(shù)值之一有一個(gè)與之相等,則保持cnt_value不變;如果沒(méi)有一個(gè)計(jì)數(shù)值與之相等,則cnt_value等于clr_d1取出的值。這樣就利用幾個(gè)D觸發(fā)器和三個(gè)等式運(yùn)算(由一些異或或者同或門構(gòu)成)實(shí)現(xiàn)了允許計(jì)數(shù)器3的計(jì)數(shù)值有正負(fù)一的差異,保證了結(jié)果的穩(wěn)定性。
實(shí)施例1可消除計(jì)數(shù)器計(jì)數(shù)值的不穩(wěn)定狀態(tài),電路簡(jiǎn)單,占用的硬件資源少,系統(tǒng)的工作速度快。它可廣泛應(yīng)用于顯示器等的計(jì)數(shù)器計(jì)數(shù)值消除正負(fù)一偏差的電路中。
權(quán)利要求1.一種顯示器的計(jì)數(shù)器計(jì)數(shù)值穩(wěn)定電路,其特征在于它包括輸入clr信號(hào)并延遲兩個(gè)時(shí)鐘分別得到clr-d1和clr-d2的兩個(gè)D觸發(fā)器,以clr-d2為清零信號(hào)的計(jì)數(shù)器,輸入計(jì)數(shù)器的輸出信號(hào)和clr信號(hào)、輸出cnt f2的依次連接的三個(gè)D觸發(fā)器,輸入計(jì)數(shù)器的輸出信號(hào)和clr-d1信號(hào)、輸出cnt f1的依次連接的兩個(gè)D觸發(fā)器,輸入計(jì)數(shù)器的輸出信號(hào)和clr-d2信號(hào)、輸出cnt的D觸發(fā)器,分別與cnt f2、cnt f1和cnt連接的三個(gè)比較器,將三個(gè)比較器的輸出相與的與門以及與與門的輸出端連接的D觸發(fā)器。
專利摘要一種顯示器的計(jì)數(shù)器計(jì)數(shù)值穩(wěn)定電路,屬于顯示器技術(shù)。它包括輸入c1r信號(hào)并延遲兩個(gè)時(shí)鐘分別得到c1r-d1和c1r-d2的兩個(gè)D觸發(fā)器,以c1r-d2為清零信號(hào)的計(jì)數(shù)器,輸入計(jì)數(shù)器的輸出信號(hào)和c1r信號(hào)、輸出cnt f2的依次連接的三個(gè)D觸發(fā)器,輸入計(jì)數(shù)器的輸出信號(hào)和c1r-d1信號(hào)、輸出cnt f1的依次連接的兩個(gè)D觸發(fā)器,輸入計(jì)數(shù)器的輸出信號(hào)和c1r-d2信號(hào)、輸出cnt的D觸發(fā)器,分別與cnt f2、cnt f1和cnt連接的三個(gè)比較器,將三個(gè)比較器的輸出相與的與門以及與與門的輸出端連接的D觸發(fā)器。它可消除計(jì)數(shù)器計(jì)數(shù)值不穩(wěn)定狀態(tài),電路簡(jiǎn)單,占用硬件資源少,系統(tǒng)工作速度快。它可廣泛應(yīng)用于顯示器等的計(jì)數(shù)器計(jì)數(shù)值消除正負(fù)一偏差的電路中。
文檔編號(hào)G09G5/00GK2610443SQ03216940
公開日2004年4月7日 申請(qǐng)日期2003年4月29日 優(yōu)先權(quán)日2003年4月29日
發(fā)明者劉志恒, 戰(zhàn)嘉瑾, 丁勇, 陳永強(qiáng), 何云鵬, 繆建兵 申請(qǐng)人:海信集團(tuán)有限公司